Progettazione e realizzazione di un moltiplicatore ad alta velocità e bassa dissipazione di potenza
Autore
Mario Fiasconaro - Università degli Studi di Roma Tor Vergata - [1996-97]
Documenti
Abstract
Questo lavoro ha visto la realizzazione di un moltiplicatore 16x16-bits ad alta velocità e bassa dissipazione di velocità realizzato secondo la logica Pass-transistor, in alternativa alla logica convenzionale CMOS.
L'architettura del moltiplicatore è la combinazione di due moltiplicatori presenti in letteratura (Molt. di Booth e molt. CSA).
Del moltiplicatore è stato realizzato anche il layout, in maniera full-custom, di tutte le celle che lo compongono; ed è stato possibile stimare alcuni risultati, tenendo conto delle simulazioni effettuate con HSPICE e CADENCE.
L'architettura del moltiplicatore è la combinazione di due moltiplicatori presenti in letteratura (Molt. di Booth e molt. CSA).
Del moltiplicatore è stato realizzato anche il layout, in maniera full-custom, di tutte le celle che lo compongono; ed è stato possibile stimare alcuni risultati, tenendo conto delle simulazioni effettuate con HSPICE e CADENCE.
Questa tesi è correlata alle categorie