Progettazione e realizzazione di un moltiplicatore ad alta velocità e bassa dissipazione di potenza
Autore
Mario Fiasconaro - Università degli Studi di Roma Tor Vergata - [1996-97]
Documenti
  • Preview
  • Indice
  • Bibliografia
  • Tesi completa: 121 pagine
  • Abstract
    Questo lavoro ha visto la realizzazione di un moltiplicatore 16x16-bits ad alta velocità e bassa dissipazione di velocità realizzato secondo la logica Pass-transistor, in alternativa alla logica convenzionale CMOS.
    L'architettura del moltiplicatore è la combinazione di due moltiplicatori presenti in letteratura (Molt. di Booth e molt. CSA).
    Del moltiplicatore è stato realizzato anche il layout, in maniera full-custom, di tutte le celle che lo compongono; ed è stato possibile stimare alcuni risultati, tenendo conto delle simulazioni effettuate con HSPICE e CADENCE.
    Questa tesi è correlata alle categorie


    Skype Me™! Tesionline Srl P.IVA 01096380116   |   Pubblicità   |   Privacy

    .:: segnala questa pagina ::.
    | Scrivici | | Ricerca tesi | | Come pubblicare | | FAQ | | Cinema | | Biografie |
    | Registrati | | Elenco tesi | | Borse di studio | | Personaggi | | Economia | | Libri usati |
    | Parole chiave | | La tesi del giorno | | Cronologia | | Formazione | | Ingegneria | | Glossario |
    | Home personale | | Ultime tesi pubblicate | | Una parola al giorno | | Database dei master | | Sociologia | | Approfondimenti |
      La redazione è a tua disposizione dalle ore 9:00 alle ore 18:30 (dal lunedì al venerdì) - tel. 039 6180216
      Pubblicità   |   Privacy